Skip to content
Publier & Distribuer
Solutions d'édition
Solutions de distribution
Services de bibliothèques
Thèmes
Architecture et design
Arts
Business et économie
Chimie
Chimie industrielle
Droit
Géosciences
Histoire
Informatique
Ingénierie
Intérêt général
Linguistique et sémiotique
Littérature
Mathématiques
Musique
Médecine
Pharmacie
Philosophie
Physique
Sciences bibliothécaires et de l'information, études du livre
Sciences des matériaux
Sciences du vivant
Sciences sociales
Sport et loisirs
Théologie et religion
Études classiques et du Proche-Orient ancient
Études culturelles
Études juives
Publications
Journaux
Livres
Comptes-rendus
Éditeurs
Journal Matcher
Blog
Contact
Chercher
Français
English
Deutsch
Polski
Español
Français
Italiano
Panier
Home
Journaux
Journal of Artificial Intelligence and Soft Computing Research
Édition 11 (2021): Edition 2 (Avril 2021)
Accès libre
Hardware Rough Set Processor Parallel Architecture in FPGA for Finding Core in Big Datasets
Maciej Kopczyński
Maciej Kopczyński
Faculty of Computer Science, Bialystok University of Technology
Recherchez cet auteur sur
Sciendo
|
Google Scholar
Kopczyński, Maciej
et
Tomasz Grześ
Tomasz Grześ
Faculty of Computer Science, Bialystok University of Technology
Recherchez cet auteur sur
Sciendo
|
Google Scholar
Grześ, Tomasz
29 janv. 2021
Journal of Artificial Intelligence and Soft Computing Research
Édition 11 (2021): Edition 2 (Avril 2021)
À propos de cet article
Article précédent
Article suivant
Résumé
Références
Auteurs
Articles dans cette édition
Aperçu
PDF
Citez
Partagez
Télécharger la couverture
Publié en ligne:
29 janv. 2021
Pages:
99 - 110
Reçu:
05 mai 2020
Accepté:
05 nov. 2020
DOI:
https://doi.org/10.2478/jaiscr-2021-0007
Mots clés
rough sets
,
FPGA
,
core attributes
,
parallel architecture
© 2021 Maciej Kopczyński et al., published by Sciendo
This work is licensed under the Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International License.