Login
Registrieren
Passwort zurücksetzen
Veröffentlichen & Verteilen
Verlagslösungen
Vertriebslösungen
Themen
Allgemein
Altertumswissenschaften
Architektur und Design
Bibliotheks- und Informationswissenschaft, Buchwissenschaft
Biologie
Chemie
Geowissenschaften
Geschichte
Industrielle Chemie
Informatik
Jüdische Studien
Kulturwissenschaften
Kunst
Linguistik und Semiotik
Literaturwissenschaft
Materialwissenschaft
Mathematik
Medizin
Musik
Pharmazie
Philosophie
Physik
Rechtswissenschaften
Sozialwissenschaften
Sport und Freizeit
Technik
Theologie und Religion
Wirtschaftswissenschaften
Veröffentlichungen
Zeitschriften
Bücher
Konferenzberichte
Verlage
Blog
Kontakt
Suche
EUR
USD
GBP
Deutsch
English
Deutsch
Polski
Español
Français
Italiano
Warenkorb
Home
Zeitschriften
International Journal of Advanced Network, Monitoring and Controls
Band 8 (2023): Heft 3 (September 2023)
Uneingeschränkter Zugang
Design and Performance Testing of a Simulation Model for Time-Triggered Ethernet
Bidong Duan
Bidong Duan
und
Jing Cheng
Jing Cheng
| 15. März 2024
International Journal of Advanced Network, Monitoring and Controls
Band 8 (2023): Heft 3 (September 2023)
Über diesen Artikel
Vorheriger Artikel
Nächster Artikel
Zusammenfassung
Artikel
Figuren und Tabellen
Referenzen
Autoren
Artikel in dieser Ausgabe
Vorschau
PDF
Zitieren
Teilen
Online veröffentlicht:
15. März 2024
Seitenbereich:
57 - 66
DOI:
https://doi.org/10.2478/ijanmc-2023-0066
Schlüsselwörter
Time-Triggered Ethernet
,
Simulation Model
,
Switching Architecture
,
OPNET
© 2023 Bidong Duan et al., published by Sciendo
This work is licensed under the Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International License.
Figure 1.
TTEthernet Overall Model
Figure 2.
TTEthernet End System Simulation Model
Figure 3.
Three types of jitter situations
Figure 4.
Triple Redundancy Network Architecture
Figure 5.
TTEthernet Switch Simulation Mode
Figure 6.
Ping-Pong buffer operation structure
Figure 7.
CrossBar Switching Matrix
Figure 8.
TTEthernet Simulation System Timing Diagram
Figure 9.
TTEthernet topology
Figure 10.
Simulation configuration information
Figure 11.
Throughput of TTEthernet simulation system
Figure 12.
End-to-End Delay of three types of messages
Figure 13.
Packet loss rates for three types of messages