Login
Registrieren
Passwort zurücksetzen
Veröffentlichen & Verteilen
Verlagslösungen
Vertriebslösungen
Themen
Allgemein
Altertumswissenschaften
Architektur und Design
Bibliotheks- und Informationswissenschaft, Buchwissenschaft
Biologie
Chemie
Geowissenschaften
Geschichte
Industrielle Chemie
Informatik
Jüdische Studien
Kulturwissenschaften
Kunst
Linguistik und Semiotik
Literaturwissenschaft
Materialwissenschaft
Mathematik
Medizin
Musik
Pharmazie
Philosophie
Physik
Rechtswissenschaften
Sozialwissenschaften
Sport und Freizeit
Technik
Theologie und Religion
Wirtschaftswissenschaften
Veröffentlichungen
Zeitschriften
Bücher
Konferenzberichte
Verlage
Blog
Kontakt
Suche
EUR
USD
GBP
Deutsch
English
Deutsch
Polski
Español
Français
Italiano
Warenkorb
Home
Zeitschriften
Electrical, Control and Communication Engineering
Band 10 (2016): Heft 1 (July 2016)
Uneingeschränkter Zugang
Improving the Performance of CPU Architectures by Reducing the Operating System Overhead (Extended Version)
Ionel Zagan
Ionel Zagan
und
Vasile Gheorghita Gaitan
Vasile Gheorghita Gaitan
| 18. Jan. 2017
Electrical, Control and Communication Engineering
Band 10 (2016): Heft 1 (July 2016)
Über diesen Artikel
Vorheriger Artikel
Nächster Artikel
Zusammenfassung
Referenzen
Autoren
Artikel in dieser Ausgabe
Vorschau
PDF
Zitieren
Teilen
Online veröffentlicht:
18. Jan. 2017
Seitenbereich:
13 - 22
DOI:
https://doi.org/10.1515/ecce-2016-0002
Schlüsselwörter
Jitter
,
Multithreading
,
Pipeline processing
,
Real-time systems
,
Scheduling
© 2016 Riga Technical University
This work is licensed under the Creative Commons Attribution 4.0 Public License.